Các mạch Logic dãy cơ bản

ứng dụng Thanh ghi dịch

? Chuyển đổi Song song/nối tiếp và ngược lại

? Thiết kế bộ nhân/Chia

? Tạo thời gian trễ

? Thiết kế mạch d∙y (Tiết Bài tập)

? Tạo chuỗi tín hiệu tuần hoàn (Tiết Bài tập)

 

pdf31 trang | Chuyên mục: Kỹ Thuật Số | Chia sẻ: tuando | Lượt xem: 586 | Lượt tải: 0download
Tóm tắt nội dung Các mạch Logic dãy cơ bản, để xem tài liệu hoàn chỉnh bạn click vào nút "TẢI VỀ" ở trên
.........................
..........................................
..........................................
..........................................
..........................................
..........................................
..........................................
..........................................
..........................................
..........................................
..........................................
..........................................
..........................................
..........................................
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
5 
Thanh ghi dịch (shift Register) 
1. Serial-In Serial-Out Shift Register
.......................................................................... 
.......................................................................... 
2. Serial-In Parallel-Out Shift Register 
.......................................................................... 
.......................................................................... 
3. Parallel-In Serial-Out Shift Register 
.......................................................................... 
.......................................................................... 
4. Shift Right Register 
.......................................................................... 
.......................................................................... 
5. Shift Left Register 
.......................................................................... 
.......................................................................... 
6. Bidirectional Shift Register 
.......................................................................... 
.......................................................................... 
7. Universal Shift Register 
.......................................................................... 
.......................................................................... 
.......................................................................... 
* Shift Ring Register = Johnson Counter 
1 0 1 1 0 0 1 0...10... ...10...
Serial In Serial Out
1 0 1 1 0 0 1 0...10... 
Serial In 
Parallel Out 
Parallel In 
1 0 1 1 0 0 1 0 ...10...
Serial Out
Parallel In
1 0 1 1 0 0 1 0 ...10...
Parallel Out 
...10... 
Shift Right 
Serial Input 
Shift Left 
Serial Input 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
6 
Serial load shift Register 
M S M S M S
Shift 
Control 
Pulse 
Serial In Serial Out 
FFn-1 FFn-2 FF0 
Clear 
Qn-1 Qn-2 Q0 
Ghi chú : 
.........................................................
.........................................................
.........................................................
.........................................................
.........................................................
.........................................................
.........................................................
.........................................................
........................................................ 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
7 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
8 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
9 
Thanh ghi dịch 2 chiều 
Ghi chú : 
...............................................................................................................................................
...............................................................................................................................................
...............................................................................................................................................
...............................................................................................................................................
.............................................................................................................................................. 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
10 
Thanh ghi dịch đa năng 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
11 
Thanh ghi dịch đa năng (Tiếp) 
Ghi chú : 
...............................................................................................................................................
...............................................................................................................................................
...............................................................................................................................................
...............................................................................................................................................
.............................................................................................................................................. 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
12 
ứng dụng Thanh ghi dịch 
™ Chuyển đổi Song song/nối tiếp vμ ng−ợc lại 
™ Thiết kế bộ nhân/Chia 
™ Tạo thời gian trễ 
™ Thiết kế mạch d∙y (Tiết Bμi tập) 
™ Tạo chuỗi tín hiệu tuần hoμn (Tiết Bμi tập) 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
13 
Chuyển đổi Song song/nối tiếp vμ ng−ợc lại 
Ghi chú : 
...............................................................................................................................................
...............................................................................................................................................
.............................................................................................................................................. 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
14 
Truyền tin di bộ 
Ghi chú : 
...............................................................................................................................................
...............................................................................................................................................
.............................................................................................................................................. 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
15 
Mạch tạo clock vμ mạch một xung (One-Shot) 
Thông số mạch tạo Clock : 
t1=0.693.RB.CT 
t2=0.693.(RA+RB).CT 
T= t1 + t2 
RA ≥ 1K , RA + RB ≤ 6.6M 
CT ≥ 500pF 
T
t1 t2
5V
0V
Clock Out 
T
Độ rộng xung One-shot :
T= 1.1 RA CT 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
16 
Bộ nhân 4 bits dùng thanh ghi dịch 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
17 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
18 
Bộ đếm không đồng bộ (Ripple Counter) 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
19 
Bộ đếm đồng bộ (Synchronous Counter) 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
20 
Bộ đếm đồng bộ tăng giảm (Up/Down Counter) 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
21 
IC 74LS93 - bộ đếm nhị phân 4 bits không đồng bộ 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
22 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
23 
74LS90 Tạo bộ đếm Module-6 vμ Module-10 
(bộ đếm 60 Dùng cho mạch đồng hồ điện tử) 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
24 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
25 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
26 
Ghép nối mở rộng bộ đếm 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
27 
Register Files 
Dout RFC 
WE 
Din 
RE 
Tristate 
output 
Register Files with 
4 x Register 4 bits 
A register files is an array of 
processor registers in a CPU 
Register 0 in the register files 
1 Register File Cell 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
28 
Implementation of Register File CELL 
D Q 
Din 
Clk 
RE 
Dout
Clk 
WEE 
Hoặc 
D Q 
WE
Din 
Clk
RE
Tri-
buffer 
Dout 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
29 
Thiết kế bộ nhớ hàng đợi (memory queue) 
ặ LIFO (last in first out) 
ặ FIFO (first in first out) 
Dựng thanh ghi dịch, bộ đếm, Mux, SRAM 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
30 
LIFO – LAST IN FIRST OUT 
Modular sequential Logic Circuits 
Giảng viên : Ts. Lê Dũng Khoa Điện tử - Viễn thông - ĐH Bách Khoa Hμ Nội 
31 
FIFO – FIRST IN FIRST OUT 

File đính kèm:

  • pdfcac_mach_logic_day_co_ban.pdf