Bài soạn Vi xử lý - Chương 5: Ghép 8088 bộ nhớ và tổ chức vào/ra dữ liệu

Hình 5.1 thể hiện việc chia các tín hiệu của 8088 theo các nhóm để ta dễ nhận diện. Sơ đồ bố trí cụ thể các chân của vy xử lý 8088 được thể hiện trong hình 5.2.

 Sau đây ta sẽ thể hiện chức năng của từng tín hiệu tại các chán cụ thể.

 + ADO - AD7 [I;O : tín hiệu vào và ra] : Các chân dồn kênh cho các tín hiệu phần thấp của bus dữ liệu và bus địa chỉ. Xung ALE sẽ báo cho mạnh ngoài biết khi nào trên các đường đó có tín hiệu dữ liệu (ALE = 0) hoặc địa chỉ (ALE = 1). Các chân này ở trạng thái trở kháng cao khi chấp nhận treo.

 + A8 - A15 [O] : Các bit phần cao của bus địa chỉ. Các chân này ở trạng thái trở kháng cao khi chấp nhận treo.

 + A16/S3, A17/S4, A18/S5, A19/S6 [O] : Các chân dồn kênh của địa chỉ phần cao và trạng thái. Địa chỉ A16 - A19 sẽ có mặt tại các chân đó khi ALE = 1 còn khi AEL = 0 thì trên các chân đó có các tín hiệu trạng thái S3 - S6. Các chân này ở trạng thái trở kháng cao khi chấp nhận treo.

 

doc50 trang | Chuyên mục: Vi Xử Lý – Vi Điều Khiển | Chia sẻ: tuando | Lượt xem: 469 | Lượt tải: 0download

File đính kèm:

  • docbai_soan_vi_xu_ly_chuong_5_ghep_8088_bo_nho_va_to_chuc_vaora.doc